دانلود مقاله انگلیسی رایگان:پیاده سازی FPGA ماژول امنیتی IoT به صورت پویا قابل تنظیم با استفاده از الگوریتم جابجایی - 2019
دانلود بهترین مقالات isi همراه با ترجمه فارسی

با سلام خدمت کاربران عزیز، به اطلاع می رساند ترجمه مقالاتی که سال انتشار آن ها زیر 2008 می باشد رایگان بوده و میتوانید با وارد شدن در صفحه جزییات مقاله به رایگان ترجمه را دانلود نمایید.

دانلود مقاله انگلیسی رمزنگاری رایگان
  • FPGA implementation of dynamically reconfigurable IoT security module using algorithm hopping FPGA implementation of dynamically reconfigurable IoT security module using algorithm hopping
    FPGA implementation of dynamically reconfigurable IoT security module using algorithm hopping

    سال انتشار:

    2019


    عنوان انگلیسی مقاله:

    FPGA implementation of dynamically reconfigurable IoT security module using algorithm hopping


    ترجمه فارسی عنوان مقاله:

    پیاده سازی FPGA ماژول امنیتی IoT به صورت پویا قابل تنظیم با استفاده از الگوریتم جابجایی


    منبع:

    Sciencedirect - Elsevier - Integration, 68 (2019) 108-121: doi:10:1016/j:vlsi:2019:06:004


    نویسنده:

    Shady Soliman a, Mohammed A. Jaelaa, Abdelrhman M. Abotaleb d, Youssef Hassan d, Mohamed A. Abdelghany a,b, Amr T. Abdel-Hamid a, Khaled N. Salamac, Hassan Mostafa d,


    چکیده انگلیسی:

    Internet of Things (IoT) is a promising technology that is continuously spreading around the world leading to many challenges facing cryptographic designers who are trying to fulfill the security standards of IoT constrained devices. In this work, a new design is proposed that adds a new dimension of security by using the concept of frequency hopping to generate a pseudo-random pattern for switching between 5 lightweight cryptographic ciphers: AEGIS, ASCON, COLM, Deoxys and OCB that are participating in the Competition for Authenticated Encryption, Security, Applicability, and Robustness (CAESAR). The proposed design exploits the advantages of Dynamic Partial Reconfiguration (DPR) technology in Field Programmable Gate Arrays (FPGAs) to switch between the 5 ciphers using Internal Configuration Access Port controller (AXI-HWICAP) providing a decrease of 58% and 80% in area utilization and power consumption respectively. The design is synthesized using Xilinx Vivado 2015.2 and mounted on Zynq evaluation board (XC7Z020LG484-1).
    Keywords: CAESAR | FPGA | DPR | Cryptography | Hopping | AEAD | IoT


    سطح: متوسط
    تعداد صفحات فایل pdf انگلیسی: 14
    حجم فایل: 2861 کیلوبایت

    قیمت: رایگان


    توضیحات اضافی:




اگر این مقاله را پسندیدید آن را در شبکه های اجتماعی به اشتراک بگذارید (برای به اشتراک گذاری بر روی ایکن های زیر کلیک کنید)

تعداد نظرات : 0

الزامی
الزامی
الزامی
rss مقالات ترجمه شده rss مقالات انگلیسی rss کتاب های انگلیسی rss مقالات آموزشی
logo-samandehi